págs. 1405-1406
Reliability aspects of gate oxide under ESD pulse stress.
A. Ille, W. Stadler, T. Pompl, H. Gossner, T. Brodbeck, K. Esmark, P. Riess, Daniel Álvarez González, K. Chatty, R. Gauthier, A. Bravaix
págs. 1407-1416
Design optimization of gate-silicided ESD NMOSFETs in a 45 nm bulk CMOS technology.
Daniel Álvarez González, K. Chatty, C. Russ, M.J. Abou-Khalil, J. Li, R. Gauthier, K. Esmark, R. Halbach, C. Seguin
págs. 1417-1423
págs. 1424-1432
ESD robust high-voltage active clamps.
G. Notermans, O. Quittard, A. Heringa, Z. Mrcarica, F. Blanc, H. van Zwol, T. Smedes, T. Keller, P.D. Jong
págs. 1433-1439
A plug-and-play wideband RF circuit ESD protection methodology: T-diodes.
D. Linten, S. Thijs, J. Borremans, M. Dehan, D. Trémouilles, M. Scholz, M.I. Natarajan, P. Wambacq, S. Decoutere, G. Groeseneken
págs. 1440-1446
págs. 1447-1454
págs. 1455-1464
págs. 1465-1469
págs. 1470-1475
págs. 1476-1482
págs. 1483-1490
págs. 1491-1497
págs. 1498-1502
págs. 1503-1507
págs. 1508-1514
Corrosion-induced degradation of GaAs PHEMTs under operation in high humidity conditions.
T. Hisaka, H. Sasaki, Y. Nogami, K. Hosogi, N. Yoshida, A.A. Villanueva, J.A. Del Alamo, S. Hasegawa, H. Asahi
págs. 1515-1519
Dielectric thinning model applied to metal insulator metal capacitors with Al2O3 dielectric.
K.H. Allers, J. Böck, S. Boguth, K. Goller, H. Knapp, R. Lachner
págs. 1520-1528
págs. 1529-1536
págs. 1537-1545
págs. 1546-1554
págs. 1555-1562
págs. 1563-1572
págs. 1573-1577
págs. 1578-1585
págs. 1586-1596
© 2001-2024 Fundación Dialnet · Todos los derechos reservados