pág. 1374
A Real-Time MPEG2 Encoding and Decoding Architecture with a Dual-Issue RISC Processor
S. I. Uramoto, K. Tsuchihashi, E. Holmann, A. Yamada, T. Yoshida, T. Matsumura
pág. 1382
Processor Pipeline Design for Fast Network Message Handling in RWC-1 Multiprocessor
M. Sato, T. Yokota, S. Sakai, H. Matsuoka, K. Okamoto, H. Hirono
pág. 1391
A Microprocessor Architecture Utilizing Histories of Dynamic Sequences Saved in Distributed Memories
pág. 1398
A New Processor Architecture for Digital Signal Transport Systems
K. Shirakawa, T. Miyazaki, H. Nakada, M. Inamori, K. Ishii, A. Tsutsui
pág. 1408
pág. 1416
pág. 1424
Plastic Cell Architecture: A Scalable Device Architecture for General-Purpose Reconfigurable Computing
pág. 1431
pág. 1438
pág. 1448
pág. 1455
pág. 1463
pág. 1473
pág. 1481
pág. 1484
pág. 1491
Optical Signal Inversion Phenomenon Derived from the Negative Nonlinear Absorption Effect in Er^3^+: LiYF~4
pág. 1499
pág. 1505
pág. 1508
© 2001-2024 Fundación Dialnet · Todos los derechos reservados