págs. 131-138
K. Noguchi, A. Hasegawa, S. Yoshioka, N. Irie, T. Kitahara, M. Debbage, A. Sturges, K. Uchiyama, F. Arakawa, Y. Saito
págs. 139-149
A 350 MHz 5.6 GOPS/1.4 GFLOPS 4-Way VLIW Embedded Microprocessor
Y. Takebe, Y. Nakamura, H. Takahashi, H. Okano, A. Suga, H. Miyake
págs. 150-156
A Low Power Media Processor Core Performable CIF30 fr/s MPEG4/H26x Video Codec
K. I. Asano, M. Yoshimoto, H. Ohira, T. Kamemaru, Hirosuke Suzuki
págs. 157-165
A. Maeno, Y. Matsunami, M. Nakamura, H. Machida, S. Murakami, H. Nakayama, M. Yoshimoto, E. Arita, T. Fujiwara, K. I. Nishiyama
págs. 166-174
págs. 175-182
A High-Performance Videophone Chip with Dual Multimedia VLIW Processor Cores
K. S. Lee, S. I. Han, S. G. Park, S. I. Chae, J. M. Kim, Y. S. Shin, I. G. Hwang
págs. 183-192
A Low-Power High-Performance Vector-Pipeline DSP for Low-Rate Videophones
T. Shibayama, X. Li, K. Takai, H. Onodera, K. Kobayashi, M. Eguchi, T. Iwahashi
págs. 193-201
T. Matsumura, S. Scotzniovsky, S. Murayama, T. Wada, A. Harada, E. Ohara, K. I. Asano, H. Segawa, Y. Matsuura, S. Kumaki
págs. 202-211
págs. 212-219
A 1-GHz Portable Digital Delay-Locked Loop with Infinite Phase Capture Ranges
T. Nakano, Y. Matsushima, Y. Sumi, Takashi Sato, H. Yamashida, M. Yamashina, K. Minami, M. Mizuno, H. Yamaguchi
págs. 220-228
págs. 229-237
págs. 238-242
págs. 243-248
págs. 249-252
Dynamic Floating Body Control SOI CMOS for Power Managed Multimedia ULSIs
H. Ozaki, T. Yoshihara, F. Morishita, K. Arimoto, K. Fujishima
págs. 253-259
págs. 260-266
págs. 267-270
Optically-Fed Radio Access Point Module for a Fibre-Radio Downlink System
Y. Matsuoka, S. Mitachi, K. Takahata, S. Fukushima, H. Fukano, K. Yoshino
págs. 271-273
págs. 274-277
© 2001-2024 Fundación Dialnet · Todos los derechos reservados