Periodo de publicación recogido
|
|
|
H. Yamaguchi
IEICE transactions on electronics, ISSN 0916-8524, Vol. 91, Nº 12, 2008, págs. 1852-1855
H. Yamaguchi, T. Suzuki, Y. Yamagami
IEICE transactions on electronics, ISSN 0916-8524, Vol. 90, Nº 4, 2007, págs. 749-757
Circuits for CMOS High-Speed I/O in Sub-100 nm Technologies (INVITED)
K. Kanda, K. Gotoh, H. Ishida, J. Ogawa, H. Tamura, M. Kibune, H. Yamaguchi
IEICE transactions on electronics, ISSN 0916-8524, Vol. 89, Nº 3, 2006, pág. 300
A 1-GHz Portable Digital Delay-Locked Loop with Infinite Phase Capture Ranges
T. Nakano, Y. Matsushima, Y. Sumi, Takashi Sato, H. Yamashida, M. Yamashina, K. Minami, M. Mizuno, H. Yamaguchi
IEICE transactions on electronics, ISSN 0916-8524, Vol. 84, Nº 2, 2001, págs. 220-228
A 200V CMOS SOI IC with Field-Plate Trench Isolation for EL Displays
S. Fujino, I. Shirakawa, K. Kawamoto, H. Yamaguchi, H. Himi
IEICE transactions on electronics, ISSN 0916-8524, Vol. 84, Nº 2, 2001, págs. 260-266
200 V Rating CMOS Transistor Structure with Intrinsic SOI Substrate
K. Kawamoto, H. Yamaguchi, S. Akita, H. Himi
IEICE transactions on electronics, ISSN 0916-8524, Vol. 83, Nº 12, 2000, págs. 1961-1967
Analysis of Self-Heating in SOI High Voltage MOS Transistor
H. Yamaguchi
IEICE transactions on electronics, ISSN 0916-8524, Vol. 80, Nº 3, 1997, págs. 423-430
Esta página recoge referencias bibliográficas de materiales disponibles en los fondos de las Bibliotecas que participan en Dialnet. En ningún caso se trata de una página que recoja la producción bibliográfica de un autor de manera exhaustiva. Nos gustaría que los datos aparecieran de la manera más correcta posible, de manera que si detecta algún error en la información que facilitamos, puede hacernos llegar su Sugerencia / Errata.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados