Periodo de publicación recogido
|
|
|
Design of Low-Noise, Low-Power 10-GHz Using 0.18-um CMOS Technology
Kenichi Ohhata
IEICE transactions on electronics, ISSN 0916-8524, Vol. 89, Nº 2, 2006, págs. 203-205
Design of a 2-ns Cycle Time 72-kb ECL-CMOS SRAM Macro
K. Kanetani, Kenichi Ohhata, T. Kusunoki, H. Nambu
IEICE transactions on electronics, ISSN 0916-8524, Vol. 81, Nº 3, 1998, pág. 447
Esta página recoge referencias bibliográficas de materiales disponibles en los fondos de las Bibliotecas que participan en Dialnet. En ningún caso se trata de una página que recoja la producción bibliográfica de un autor de manera exhaustiva. Nos gustaría que los datos aparecieran de la manera más correcta posible, de manera que si detecta algún error en la información que facilitamos, puede hacernos llegar su Sugerencia / Errata.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados