Instituciones
Área de conocimientoAclaración de materia/profesión
Periodo de publicación recogido
|
|
|
Metodología de partición de algoritmos en computadores hipercubo
Javier Díaz Bruguera, Oscar Plata González, Francisco Fernández Rivera, María Inmaculada García Fernández, Emilio López Zapata
Informática y automática: revista de la Asociación Española de Informática y Automática, ISSN 0214-932X, Vol. 26, Nº. 2, 1993, págs. 3-10
Un módulo de laboratorio para el análisis y diseño de funciones electrónicas
Francisco Javier Ríos Gómez, Alfonso Fondado Fondado, Isabel Navarrina, Javier Díaz Bruguera, Andrés Docampo Darriba, Roque Luis Marín Morales, José Mira Mira
Revista de informática y automática, ISSN 0210-8712, Año 17, Nº. 60, 1984, págs. 18-21
Implementación del modelo de dispersión foto-química STEM-II sobre sistemas distribuidos
J.C. Mouriño, D. E. Singh, Manuel Arenaz, M.J. Martín, Francisco Fernández Rivera, Ramón Doallo, Javier Díaz Bruguera
Simposio Español de Informática Distribuida: libro de actas. Ourense 25-27 de septiembre de 2000 / Senén Barro (ed. lit.), José María Busta Rodríguez (ed. lit.), Juan Manuel Corchado Rodríguez (ed. lit.), Pedro Cuesta Morales (ed. lit.), 2000, ISBN 84-8158-163-1, págs. 445-453
T. F. Pena, Javier Díaz Bruguera, Emilio López Zapata
Actas del IX Congreso de Diseño de Circuitos Integrados, 9, 10 y 11 de noviembre de 1994, Maspalomas, Gran Canaria, 1994, págs. 333-338
Diseño e implementación VLSI de un procesador CORDIC radix 4 para procesado digital de señales
I. Aldea, Elisardo Antelo Suárez, Javier Díaz Bruguera
VIII Congreso Diseño de Circuitos Integrados: Málaga, 9 al 11 de noviembre de 1993, 1993, págs. 191-196
Procesador FFT, parte I: sección de control
Joanne F. Arguello, Javier Díaz Bruguera, Emilio López Zapata, Tomás Bautista, Valentín de Armas Sosa, Roberto Sarmiento
VIII Congreso Diseño de Circuitos Integrados: Málaga, 9 al 11 de noviembre de 1993, 1993, págs. 455-460
Procesador FFT, parte II: sección de procesamiento basada en CORDIC
Tomás Bautista, Valentín de Armas Sosa, Roberto Sarmiento, Juan Antonio Montiel Nelson, Joanne F. Arguello, Javier Díaz Bruguera, Emilio López Zapata
VIII Congreso Diseño de Circuitos Integrados: Málaga, 9 al 11 de noviembre de 1993, 1993, págs. 461-468
Diseño de un procesador CORDIC para la implementación de funciones no lineales
Elisardo Antelo Suárez, Javier Díaz Bruguera, Emilio López Zapata
VII Congreso de Diseño de Circuitos Integrados: 3, 4 y 5 de noviembre de 1992, Toledo, España : actas, 1992, págs. 143-148
Diseño de un procesador para la identificación de patrones
Ramón Doallo, Francisco Argüello Pedreira, Javier Díaz Bruguera, Emilio López Zapata
Diseño de circuitos integrados: actas del VI Congreso. Santander, 11/15 de noviembre de 1991, 1991, ISBN 84-87412-61-0, págs. 249-254
Fiabilidad de sistemas multiprocesador: influencia del rendimiento VLSI y la redundancia
Javier Díaz Bruguera
Tesis doctoral dirigida por Emilio López Zapata (dir. tes.). Universidade de Santiago de Compostela (1989).
New hardware support for transactional memory and parallel debugging in multicore processors
Tesis doctoral dirigida por Javier Díaz Bruguera (codir. tes.), Elisardo Antelo Suárez (codir. tes.). Universidade de Santiago de Compostela (2013).
Tesis doctoral dirigida por Javier Díaz Bruguera (dir. tes.). Universidade de Santiago de Compostela (2009).
División and square root for mobile and scientific computing markets
Tesis doctoral dirigida por Javier Díaz Bruguera (dir. tes.). Universidade de Santiago de Compostela (2007).
Software/hardware techniques for mesh compression in computer graphics
Paula Novío Mallon
Tesis doctoral dirigida por Javier Díaz Bruguera (dir. tes.), Montserrat Bóo Cepeda (dir. tes.). Universidade de Santiago de Compostela (2006).
Algorithms and architectures for elementary function computation
José Alejandro Piñeiro Riobó
Tesis doctoral dirigida por Javier Díaz Bruguera (dir. tes.). Universidade de Santiago de Compostela (2003).
Algoritmos y arquitecturas para la codificacion aritmetica: explotacion de la localidad utilizando memorias cache
Tesis doctoral dirigida por Javier Díaz Bruguera (dir. tes.). Universidade de Santiago de Compostela (1999).
Proyección del algoritmo de Viterbi en arquitecturas VLSI de área eficiente
Tesis doctoral dirigida por Javier Díaz Bruguera (dir. tes.), Francisco Argüello Pedreira (dir. tes.). Universidade de Santiago de Compostela (1997).
Algoritmos y arquitecturas CORDIC con aritmética redundante para procesamiento de alta velocidad
Tesis doctoral dirigida por Javier Díaz Bruguera (dir. tes.). Universidade de Santiago de Compostela (1995).
Simulación 3D de dispositivos semiconductores en sistemas multiprocesador
Tesis doctoral dirigida por Emilio López Zapata (dir. tes.), Javier Díaz Bruguera (codir. tes.). Universidade de Santiago de Compostela (1994).
Esta página recoge referencias bibliográficas de materiales disponibles en los fondos de las Bibliotecas que participan en Dialnet. En ningún caso se trata de una página que recoja la producción bibliográfica de un autor de manera exhaustiva. Nos gustaría que los datos aparecieran de la manera más correcta posible, de manera que si detecta algún error en la información que facilitamos, puede hacernos llegar su Sugerencia / Errata.
© 2001-2024 Fundación Dialnet · Todos los derechos reservados