Ayuda
Ir al contenido

Dialnet


Diseño en VHDL de un controlador HDLC

  • Autores: Ilena Del Valle Crespo, Dallán Torres Dávila, Yudith Florencia González Padilla, Javier González Badillo, Yosbel J. Herrera Fonseca, Juan C. Molina Campos
  • Localización: Revista Científica de Ingeniería Electrónica, Automática y Comunicaciones, ISSN-e 0258-5944, ISSN 1815-5928, Vol. 34, Nº. 2, 2013, págs. 36-47
  • Idioma: español
  • Enlaces
  • Resumen
    • En esta investigación se presenta el diseño de un módulo de hardware embebido con la funcionalidad de un controlador HDLC (de sus siglas en inglés High Level Dato Link Control) para una interfaz de línea digital E1. El sistema diseñado realiza las tareas de un transmisor-receptor, encargándose de acciones como la inserción y  detección de las banderas de inicio y fin de trama, la inserción y detección de ceros para evitar la existencia  de la secuencia de bandera en el campo de dato y el chequeo de trama. También incorpora una interfaz con un microprocesador  para la configuración de los parámetros iníciales y a través de ella se adquieren los datos de control que se van a transmitir o recibir. Cada uno de los bloques presentes en el sistema  se ha  diseñado a través del lenguaje de descripción de hardware VHDL (de sus siglas en inglés Very High Density Language) empleando el software Xilinx ISE Design Suite 12.4. Finalmente, la investigación es implementada en la tarjeta de desarrollo SPARTAN3 Starter Board Kit y los resultados quedan validados con las comprobaciones pertinentes.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus

Opciones de compartir

Opciones de entorno