Ayuda
Ir al contenido

Dialnet


Cálculo del error cuadrático o absoluto en un FPGA para su uso en un codificador de vídeo MPEG2

  • Autores: Federico García Salzmann
  • Localización: Actas del IX Congreso de Diseño de Circuitos Integrados, 9, 10 y 11 de noviembre de 1994, Maspalomas, Gran Canaria, 1994, págs. 295-296
  • Idioma: español
  • Texto completo no disponible (Saber más ...)
  • Resumen
    • Se describen aquí los pasos seguidos en el diseño de una FPGA que realiza el cálculo del error cuadrático (en inglés Mean Square Error o MSE) o absoluto (Mean Absolute Error o MAE) entre dos bases de entraday uno de referencia. Este circuito tiene por salida una señal que indica cuál de los buses de entrada presenta una mayor similitud con el de referencia. También se tiene acceso al valor de dicho error, útil para la comparación en paralelo con otros buses de entrada distintos procedentes de otra FPGA igual que la descrita aquí.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus

Opciones de compartir

Opciones de entorno