Ayuda
Ir al contenido

Dialnet


Síntesis de circuitos digitales asíncronos aplicados a comunicaciones: una aproximación micropipeline para QoS-ATM

  • Autores: Rubén Virgilio Alarcón Matutti
  • Directores de la Tesis: J. Carrabina (dir. tes.)
  • Lectura: En la Universitat Autònoma de Barcelona ( España ) en 2004
  • Idioma: español
  • Tribunal Calificador de la Tesis: Lluís Terés Terés (presid.), Antonio José Velasco González (secret.), Jordi Cortadella Fortuny (voc.), Pere Martí Puig (voc.), Atilà Herms Berenguer (voc.)
  • Enlaces
    • Tesis en acceso abierto en: TDX
  • Resumen
    • En campo de redes de comunicaciones y los conmutadores ATM (Asynchronous Transfer Mode), la QoS (Quality of Service) es un aspecto crucial para la gestión del tráfico. El problema de la QoS actualmente es un desafío para los diseñadores, concretamente la implementación eficiente del subsistema QoS e igualmente superar o minimizar los problemas que presenta el empleo de circuitos síncronos.

      La presente tesis tiene dos vertientes principales: los circuitos asíncronos y la problemática de la QoS para el protocolo de comunicaciones ATM. La tesis se centra en la investigación de una técnica de diseño asíncrona, lo cual implica la eliminación del reloj global, y que facilite la implementación de arquitecturas que eviten o al menos minimicen los problemas encontrados en los equivalentes circuitos síncronos como alineamiento de fase, sincronización, skew y jitter.

      Dentro de los objetivos principales de la tesis se establece una metodología de diseño asíncrono independiente de la tecnología, y como circuito demostrador se aborda la implementación asíncrona de la Unidad de Clasificación que es el subsistema principal en la gestión QoS-ATM. Se utiliza el estilo de diseño micropipeline que, además de otras ventajas intrínsecas, permite un adecuado balance de la relación área/velocidad y facilidades para test. La arquitectura implementada en FPGA permite satisfacer los requerimientos de throughput y latencia de las normas de transmisión OC-12 (622 Mbits/seg) y OC-48 (2.5 Gbits/seg).

      In ATM (Asynchronous Transfer Mode) packet switching, a key point for traffic management is the QoS (Quality of Services) guarantees. Efficient implementation of a QoS sub-system remains a challenge for network designers, equally, designers have to deal with problems in the use of synchronous circuits.

      The present thesis has two main aspects of research: Asynchronous circuits and the QoS for ATM protocol. In this research, a new approach is the use of an asynchronous technique and elimination of the global clock, it allows the implementation of architectures that can avoid design problems commonly found in their synchronous counterpart. As a consequence, the asynchronous implementation of some blocks in ATM protocol as the QoS sub-system, apart from other intrinsic advantages, it can avoid or at least minimise jitter, skew and synchronisation problems.

      The main objective of this thesis is to propose a methodology of design technologically independent and as demonstrator circuit; the implementation of a novel asynchronous micropipeline of a Sorter Unit which is the main sub-system for QoS-ATM management. The micropipeline architecture, apart from other intrinsic advantages, it has a good performance in area/speed ratio and easy testability. The prototype is mapped on commercial FPGA and it can meet the QoS-ATM requirements of throughput and latency for OC-12 (622 Mbits/sec) and OC-48 (2.5 Gbits/sec) transmission.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus

Opciones de compartir

Opciones de entorno