Ayuda
Ir al contenido

Dialnet


DC-link capacitor stress reduction in multiphase drives through interleaved PWM strategies/DC buseko kondentsadorearen estres murrizketa eragingailu faseaniztunetan, tartekatutako eramailedun PWM estrategien bitartez

  • Autores: Ander de Marcos Arocena
  • Directores de la Tesis: Unai Ugalde Olea (dir. tes.), Jon Andreu Larrañaga (codir. tes.)
  • Lectura: En la Universidad del País Vasco - Euskal Herriko Unibertsitatea ( España ) en 2025
  • Idioma: español
  • Programa de doctorado: Programa de Doctorado en Electrónica y Telecomunicaciones por la Universidad del País Vasco/Euskal Herriko Unibertsitatea
  • Enlaces
    • Tesis en acceso abierto en: ADDI
  • Resumen
    • Esta tesis propone estrategias PWM entrelazadas para reducir la corriente RMS en el condensador del bus de continua de inversores multifase. Se desarrolla una formulación analítica basada en integrales dobles de Fourier para caracterizar los armónicos de corriente de entrada, optimizar el ángulo de entrelazado y validar las técnicas DZSI-PWM en configuraciones DTP. Asimismo, se propone un nuevo método de cálculo del factor de distorsión armónica (HDF) para configuraciones 30-DTP, mostrando ventajas respecto a enfoques convencionales en el dominio temporal. La validación experimental confirma la validez del modelo y permite identificar las técnicas MINMAX-PWM y D-PWM3 como las más adecuadas para optimizar el comportamiento del sistema tanto en la entrada de continua como en la salida alterna.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus

Opciones de compartir

Opciones de entorno