Ayuda
Ir al contenido

Dialnet


Máquinas de estados virtuales finitos. Una contribución al diseño e implementación electrónica de máquinas de estado

  • Autores: Raouf Senhadji Navarro
  • Directores de la Tesis: José Luis Guisado Lizar (dir. tes.)
  • Lectura: En la Universidad de Sevilla ( España ) en 2012
  • Idioma: español
  • Tribunal Calificador de la Tesis: Manuel Jesús Bellido Díaz (presid.), Daniel Cagigas Muñiz (secret.), Juan Antonio Gómez Pulido (voc.), Jose M. Rodriguez Corral (voc.), Pedro Guerra Gutiérrez (voc.)
  • Materias:
  • Texto completo no disponible (Saber más ...)
  • Resumen
    • Máquinas de Estados Virtuales Finitos: Una contribución al diseño e implementación electrónica de máquinas de estados Raouf Senhadji Navarro Resumen Esta tesis doctoral se centra en la implementación electrónica de máquinas de estados. En este contexto, se observa en los últimos años un creciente interés por las arquitecturas basadas en memoria, motivado principalmente por el elevado número de recursos de este tipo disponibles en los nuevos dispositivos FPGA. La aportación fundamental de la tesis consiste en un nuevo modelo de máquina de estados, denominado Máquina de Estados Virtuales Finitos (FVSM). Se trata de un modelo basado en una jerarquía de memoria que permite implementaciones con mayor rendimiento.

      Se han estudiado las características de las arquitecturas basadas en memoria así como la influencia de los parámetros de una máquina de estados en las prestaciones que pueden obtenerse en las correspondientes implementaciones sobre FPGA. Se ha propuesto una arquitectura para la implementación de FVSM así como algoritmos para generar este tipo de implementaciones a partir de máquinas de estados convencionales. Se han realizado estudios experimentales en dispositivos FPGA en los que las implementaciones FVSM obtienen mayor rendimiento que las implementaciones tradicionales.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus

Opciones de compartir

Opciones de entorno