Ayuda
Ir al contenido

Dialnet


Diseño de un mezclador para aplicaciones de bajo consumo de potencia en la banda de Zigbee

    1. [1] Centro de Investigación y de Estudios Avanzados

      Centro de Investigación y de Estudios Avanzados

      México

  • Localización: Multidisciplinas de la Ingeniería, ISSN 2395-843X, Vol. 2, Nº. 2, 2013 (Ejemplar dedicado a: Octubre 2013 - Octubre 2014), págs. 81-89
  • Idioma: español
  • Enlaces
  • Resumen
    • En este artículo se presenta el análisis y diseño de un mezclador de bajo consumo de potencia para un transceptor en la banda de Zigbee (2.4-2.48GHz), donde dicho mezclador se diseñó utilizando un proceso de fabricación CMOS IBM de 130nm, siendo VDD=1.2V. Por otro lado, el circuito propuesto se basa en una topología doblemente balanceada de la celda de Gilbert, la cual consiste en un convertidor de voltaje a corriente (V-I), un bloque de interruptores de corriente y un convertidor de corriente a voltaje (I-V). Además, cabe señalar que el circuito se diseñó y simuló utilizando Cadence SpectreRF©, donde se obtuvo una respuesta de IIP3=4.7dBm, PDC=1.1mW, NF=21.2dB y Av=3dB.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus

Opciones de compartir

Opciones de entorno