La red de interconexión es responsablede comunicar todos los nodos del chip y tiene un impactodirecto en el rendimiento global del sistema, elárea y la energía consumida. Para lograr un buendiseño, se deben tener en cuenta las característicasde todos los elementos de manera integral. Diseñar lared al mismo tiempo que se analizan el subsistema dememoria y las cargas de trabajo permite conocer eltipo de mensajes que necesitaremos transmitir y optimizarla red para los casos más frecuentes. En estetrabajo, nos centramos en multiprocesadores en chipde memoria compartida, en concreto, estudiamos mallasde 16 y 64 nodos. Observamos que la mayor partedel tráfico es de tipo petición-respuesta, lo cual nospermite conocer con antelación qué caminos se utilizarán en muchos casos y reservar los recursos antesde enviar los mensajes. Se ha optado por una implementación muy simple que permite reducir el área delrouter en un 8% y disminuir la energía consumida enun 27%, al mismo tiempo que se obtiene una gananciadel 2% en el rendimiento global del sistema, para unchip de 64 procesadores.
© 2001-2025 Fundación Dialnet · Todos los derechos reservados