Ayuda
Ir al contenido

Dialnet


Diseño de un inversor trifásico de siete niveles controlado con máquina de estados

  • Autores: Joel Jesús Alpízar Castillo
  • Localización: Tecnología en Marcha, ISSN 0379-3982, ISSN-e 2215-3241, Vol. 30, Nº. 2, 2017, págs. 87-96
  • Idioma: español
  • Títulos paralelos:
    • Seven levels triphasic inverter design controlled by a state machine
  • Enlaces
  • Resumen
    • español

      El presente artículo describe el diseño del circuito de un inversor trifásico de siete niveles, seccionado en tres etapas: etapa de generación de onda monofásica, etapa de control y etapa de desfase. Para la etapa de generación de onda monofásica se utilizó un inversor asimétrico en cascada partiendo de tiristores. Para la etapa de control se utilizó una máquina de estados finitos con flip-flops JK. Para la etapa de desfase se prefirió un circuito desfasador con monoestables sobre circuito desfasador RC, debido a las pérdidas que produce en el sistema y efectos negativos en la onda de salida.

    • English

      This article describes the design of a seven levels triphasic inverter circuit, separated in three stages: monophasic signal generation stage, control stage and offset stage. For the monophasic signal generation stage was used an asymmetric cascade inverter based thyristors. For the control stage was used a finite state machine with JK flip-flops. For the offset stage, monoestable circuit was preferred over an RC circuit, because it causes significant power losses and negative effects on the output signal.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus

Opciones de compartir

Opciones de entorno