Ayuda
Ir al contenido

Dialnet


Diseño de un receptor FSK con tecnología BiCMOS de alta velocidad

  • Autores: María T. López Márquez, J.F. Kukielka, Octavio Nieto-Taladriz
  • Localización: VIII Congreso Diseño de Circuitos Integrados: Málaga, 9 al 11 de noviembre de 1993, 1993, págs. 377-381
  • Idioma: español
  • Texto completo no disponible (Saber más ...)
  • Resumen
    • En el presente artículo se presenta el diseño de un receptor FSK para ser integrado y que está definido como una célula estándard que podrá incorporarse a cualquier otro realizado posteriormente. El receptor, capaz de operar por encima de los 500Kbaud (250KHz), permite utilizar frecuencias en el rango de 200 KHz a 150 MHz. Ocupa un área de 500*220 μm2 y se ha implantado en un circuito integrado con un área de 2010*1490 μm2 incluyendo los pads. Como innovación frente a otros diseños se ha utilizado la tecnología BiCMOS, lo que nos ha permitido optimizar tanto el consumo como el área empleados. Ha sido realizado utilizando el entorno de diseño SOLO 2030 de Cadence con la tecnología de pozo N y 2 μm de SGS Thompson en full custom para optimizar la velocidad y minimizar área y consumo. Las principales aplicaciones prácticas de estos circuitos receptores se enfocan en el campo de las comunicaciones móviles y sistemas de radio de banda estrecha.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus

Opciones de compartir

Opciones de entorno