La realización de sistemas digitales mediante técnicas autotemporizadas constituye la mejor alternativa para resolver la problemática de las técnicas síncronas en circuitos VLSI. En esta comunicación se presenta una mejora a la arquitectura autotemporizada presentada en [1,2] y se aplica a la realización de multiplicadores matriciales autotemporizados a nivel de bit.
© 2001-2025 Fundación Dialnet · Todos los derechos reservados