Ayuda
Ir al contenido

Dialnet


Resumen de IMPLEMENTACIÓN DE UNA MAQUINA DE VECTORES SOPORTE EMPLEANDO FPGA.

Jorge E. Hernández L., Santiago Salazar G.

  • español

    En este artículo, se presenta el diseño y la implementación de una maquina de vector de soporte (SVM) sobre un dispositivo lógico programable (PLD). La maquina es utilizada para solucionar el problema de la XOR. Además, se presenta la implementación del estándar IEEE 754 para la representación de números en punto flotante. La arquitectura del sistema implementado es descrito en detalle y sintetizada sobre una tarjeta del sistema de desarrollo con un arreglo de compuerta programable por campo - FPGA (ALTERA® FLEX10K).

  • English

    In this paper, we present a support vector machine (SVM) design and implementation on programmable logic device (PLD). The machine is used to solve the XOR problem. In addition, we present the implementation of IEEE 754 standard for representing numbers of floating point. The architecture implementing the system is described in detail and mapped on a developed system whit field programmable gate array - FPGA (ALTERA® FLEX10K).


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus