Interconnect Macromodelling and Approximation of Matrix Exponent
M. N. Oreshina, V. G. Kurbatov
págs. 5-19
págs. 21-29
págs. 31-38
A Rank Encoder Adaptive Analog to Digital Conversion Exploiting Time Domain Spike Signal Processing
P. Hafliger, E. J. Aasebo
págs. 39-51
A Square-Root Domain Differentiator Circuit
S. Vlassis, C. Psychalinos
págs. 53-59
A Balanced Capacitive Threshold-Logic Gate
J. Lopez-Garcia, J. Fernandez-Ramos
págs. 61-69
págs. 71-74
págs. 75-82
págs. 83-85
págs. 87-89
New Wide Band Low Power CMOS Current Conveyors
W. S. Hassanein
págs. 91-97
págs. 99-101
págs. 103-108
© 2001-2024 Fundación Dialnet · Todos los derechos reservados