Ayuda
Ir al contenido

Dialnet


Entorno de ayuda al diseño microelectrónico usando tecnología gaas. Aplicación para generar un núcleo de procesador dsp

  • Autores: Valentín de Armas Sosa
  • Directores de la Tesis: Roberto Sarmiento (dir. tes.)
  • Lectura: En la Universidad de Las Palmas de Gran Canaria ( España ) en 2001
  • Idioma: español
  • Tribunal Calificador de la Tesis: Javier Uceda Antolín (presid.), Juan Antonio Montiel Nelson (secret.), Antonio Núñez Ordóñez (voc.), Juan Carlos López López (voc.), L. García Franquelo (voc.)
  • Materias:
  • Texto completo no disponible (Saber más ...)
  • Resumen
    • Durante la época de los ochenta la tecnología de Arseniuro de Galio (GaAs) experimentó un crecimiento importante, debido a los avances producidos en los procesos de fabricación, que han conseguido llevar los diseños con esta tecnología a niveles VLSI. Durante la década de los 90 esta tecnología se fue afianzando como solución óptima en determinadas áreas tales como el procesado de señales y las comunicaciones. La gran competitividad en el mercado del procesado de señales y, sobre todo, en el área de comunicaciones han llevado a convertir el ciclo de desarrollo de un circuito en el principal objetivo a cumplir.

      La principal motivación de esta tesis es la contribución al diseño y metodología de diseño VLSI en Arseniuro de Galio mediante la creación de una herramienta de generación de macro-células y rutas de datos. La elección de la tecnología viene motivada al ser ésta la principal línea de investigación en la División de Diseño de Sistemas Integrados del Instituto Universitario de Microelectrónica Aplicada de la Universidad de las Palmas de Gran Canaria, en cuyo seno se ha desarrollado esta tesis.

      La validación se ha realizado implementando 3 tipos de estructuras.

      El primer tipo de estructuras corresponde a rutas de datos implementadas con rebanadas de bits. Se generaron tres rutas de datos correspondientes a la ruta de datos del TMS320C10 de Texas Instruments, a la ruta de datos del DSP56000 de Motorola y a la ruta de datos de un procesador de vídeo programable. El segundo tipo corresponde a la generación de una estructura basada en macro-células. Por último, la tercera estructura corresponde a la de una macro-célula, generada como módulo IP (Intellectual Property) para ser ensamblada junto con otras macro-células en un diseño mayor y utilizando otras herramientas, lo que demuestra la validez del generador para el desarrollo de este tipo de bloques.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus

Opciones de compartir

Opciones de entorno