Ayuda
Ir al contenido

Dialnet


Test estructural i predictiu per a circuits RF CMOS

  • Autores: Kay Suenaga Portugués
  • Directores de la Tesis: Eugeni Garcia Moreno (dir. tes.), Rodrigo Picos Gayà (dir. tes.)
  • Lectura: En la Universitat de les Illes Balears ( España ) en 2008
  • Idioma: español
  • Tribunal Calificador de la Tesis: Joan Figueras Pamies (presid.), Miquel Roca Adrover (secret.), José María López Villegas (voc.), Xavier Vilasís-Cardona (voc.), Francesc Moll Echeto (voc.)
  • Materias:
  • Enlaces
  • Resumen
    • español

      En esta tesis se ha desarrollado una técnica de test que permite verificar un LNA y un mezclador, situados en el cabezal RF de un receptor CMOS, en una configuración de test similar al modo normal de funcionamiento. Los circuitos necesarios para implementar esta técnica son: un generador IF, que permite generar la señal IF de test, y un mezclador auxiliar, para obtener la señal RF de test. Las observables de test seleccionadas han sido la amplitud de la tensión de salida y la componente DC de la corriente de consumo. Se ha estudiado la eficacia de la técnica propuesta usando las estrategias de test estructural y predictiva, mediante simulaciones y medidas experimentales. Su eficacia es comparable a otras técnicas existentes, pero el área dedicada a la circuiteria de test es inferior.

    • català

      En aquesta tesi s’ha desenvolupat una tècnica de test que permet testar un LNA i un mesclador, situats en el capçal RF d’un receptor CMOS, en una configuració de test semblant al mode normal de funcionament. La circuiteria necessària per a implementar aquesta tècnica consta d’un generador IF, per a generar el senyal IF de test, i d’un mesclador auxiliar, per a obtenir el senyal RF de test. Les observables de test escollides han estat l’amplitud de la tensió de sortida del mesclador i el component DC del corrent de consum. S’ha estudiat l’eficàcia de la tècnica de test proposada utilitzant les estratègies de test estructural i predictiu, mitjançant simulacions i mesures experimentals. La seva eficàcia és comparable a altres tècniques de test existents, però l’àrea addicional dedicada a la circuiteria test és inferior.

    • English

      This PhD thesis develops a test technique intended for the RF front end of CMOS integrated receivers. This test technique allows testing individually the building blocks of the receiver in a sequential way. The test mode configuration of each block is similar to the normal mode operation. The auxiliary circuitry required to generate the test stimuli consists of an IF generator, which generates the IF test signal, and an auxiliary mixer that produces the RF test signal by mixing the IF test signal with the local oscillator signal. The test observables selected for the test are the voltage amplitude after the IF amplifier, and the DC component of the supply current in each block. The capability of the proposed test technique to perform structural and predictive test strategies has been validated by simulation and experimentally. Its efficiency is comparable to other existing techniques, but the silicon area overhead is lower.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus

Opciones de compartir

Opciones de entorno