Ayuda
Ir al contenido

Dialnet


GASTIM: Un analizador temporal para circuitos digitales en GaAs

  • Autores: Antonio Hernández Ballester, Luis Gómez Déniz, Antonio Núñez Ordóñez
  • Localización: VIII Congreso Diseño de Circuitos Integrados: Málaga, 9 al 11 de noviembre de 1993, 1993, págs. 53-58
  • Idioma: español
  • Texto completo no disponible (Saber más ...)
  • Resumen
    • En esta contribución se presenta una metodología de cálculo de tiempos de propagación en circuitos combinacionales implementados con la familia lógica DCFL/SDCFL sobre MESFETs en GaAs. Las variables independientes del modelo de estimación del retraso son las pendientes de las señales de entrada, las dimensiones de las puertas y la carga a las mismas. El modelo ha sido codificado en un analizador temporal prototipo que denominamos GASTIM. Los resultados de simulación muestran que el modelo predice el retraso con un error inferior al 15%. El tiempo de la CPU necesario en la simulación en tres órdenes de magnitud inferior que HSPICE.


Fundación Dialnet

Dialnet Plus

  • Más información sobre Dialnet Plus

Opciones de compartir

Opciones de entorno