Distribución de carga y aumento del grado de paralelismo en simulación síncrona de lenguajes de descripción hardware

García Dopico, Antonio ORCID: https://orcid.org/0000-0001-7373-7853 (2000). Distribución de carga y aumento del grado de paralelismo en simulación síncrona de lenguajes de descripción hardware. Tesis (Doctoral), Facultad de Informática (UPM) [antigua denominación]. https://doi.org/10.20868/UPM.thesis.123.

Descripción

Título: Distribución de carga y aumento del grado de paralelismo en simulación síncrona de lenguajes de descripción hardware
Autor/es:
Director/es:
  • Martínez Santamaría, Margarita
Tipo de Documento: Tesis (Doctoral)
Fecha de lectura: Septiembre 2000
Materias:
Escuela: Facultad de Informática (UPM) [antigua denominación]
Departamento: Arquitectura y Tecnología de Sistemas Informáticos
Licencias Creative Commons: Reconocimiento - Sin obra derivada - No comercial

Texto completo

[thumbnail of 10200014.pdf]
Vista Previa
PDF (Portable Document Format) - Se necesita un visor de ficheros PDF, como GSview, Xpdf o Adobe Acrobat Reader
Descargar (11MB) | Vista Previa

Resumen

El objetivo fundamental de esta tesis es investigar técnicas de mejora de las prestaciones de los simuladores paralelos síncronos. Para ello hemos estudiado como mejorar su distribución de carga y como aumentar el grado de paralelismo que presentan dos deficiencias que están presentes en la mayoría de las simulaciones paralelas síncronas. Estas mejoras se han aplicado a un caso concreto, la simulación de lenguajes de descripción hardware, y se han implementado sobre un simulador real, para comprobar que habíamos conseguido nuestro objetivo. Los lenguajes de descripción hardware como VHDL son muy empleados actualmente en el diseño de circuitos digitales. Para conocer cuál va a ser el comportamiento futuro del sistema que se está diseñando, así como para descubrir los fallos que pueda tener, se suelen emplear simulaciones. El problema de estas simulaciones es que son muy lentas y pesadas, lo que dificulta la depuración y encarece el diseño. Con esta tesis se pretende demostrar que la simulación síncrona paralela se puede mejorar sustancialmente, de forma que sea una herramienta útil para reducir los tiempos actuales de simulación tan elevados. La idea no es sólo analizar y diseñar cómo debe mejorarse dicha simulación, sino también implementar un simulador paralelo que incorpore estas mejoras. Como simulador paralelo de lenguaje de descripción hardware hemos elegido uno basado en VHDL, sobre el que hemos incorporado los cambios oportunos para mejorar sustancialmente sus prestaciones. Como lenguaje se ha elegido VHDL, que es un estándar IEEE, porque está muy extendido, debido a su potencia y flexibilidad, empleándose actualmente en muchos y variados ámbitos.

Más información

ID de Registro: 123
Identificador DC: https://oa.upm.es/123/
Identificador OAI: oai:oa.upm.es:123
Identificador DOI: 10.20868/UPM.thesis.123
Depositado por: Archivo Digital UPM
Depositado el: 15 Sep 2007
Ultima Modificación: 10 Oct 2022 09:18
  • Logo InvestigaM (UPM)
  • Logo Sherpa/Romeo
    Compruebe si la revista anglosajona en la que ha publicado un artículo permite también su publicación en abierto.
  • Logo Dulcinea
    Compruebe si la revista española en la que ha publicado un artículo permite también su publicación en abierto.
  • Logo del Portal Científico UPM
  • Logo de REBIUN Sexenios Logo de la ANECA
  • Logo GEOUP4
  • Logo Open Access
  • Open Access
  • Logo de Recolecta
  • Logo de OpenCourseWare UPM